「Verilog学习笔记」加减计数器
2023-12-14 20:44:15
专栏前言
本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网
`timescale 1ns/1ns
module count_module(
input clk,
input rst_n,
input mode,
output reg [3:0]number,
output reg zero
);
reg [3:0] num ;
always @ (posedge clk or negedge rst_n) begin
if (~rst_n) num <= 0 ;
else
if (mode) num <= num == 9 ? 0 : num + 1 ;
else num <= num == 0 ? 9 : num - 1 ;
end
always @ (posedge clk or negedge rst_n) begin
if (~rst_n) number <= 0 ;
else number <= num ; // 题目有误 根据答案波形图 将输出打一拍后输出
end
always @ (posedge clk or negedge rst_n) begin
if (~rst_n) zero <= 0 ;
else zero <= num == 0 ; // 同理 当num == 0时 下一拍number才会等于0 根据非阻塞赋值的特性 将会在下一拍输出zero = 1
end
endmodule
文章来源:https://blog.csdn.net/m0_54689021/article/details/135003230
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!