计算机组成原理——存储器41-60

2023-12-28 17:29:50

67、下列有关RAM和ROM得叙述中正确的是(A )。

I RAM是易失性存储器,ROM是非易失性存储器

II RAM和ROM都是采用随机存取方式进行信息访问

III RAM和ROM都可用做Cache

IV RAM和ROM都需要进行刷新

A、 仅I和II

B、仅I和III

C、仅I ,II, III

D、 仅II,III,IV

70、下列存储器中,CPU不能直接访问的是(A ) 。

A、 硬盘

B、 内存

C、 Cache

D、 寄存器

75、CPU可以直接访问的存储器是( B)。

A、 光盘

B、 主存

C、 磁盘

D、 磁带

76、关于计算机中存储容量单位的叙述,其中错误的是(C )。

A、 最小的计量单位为位(bit),表示一位“0”或“1”

B、 最基本的计量单位是字节(Byte),一个字节等于8b

C、 一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍

D、 主存容量为1KB,其含义是主存中能存放1024个字节的二进制信息

计算机组成原理——机器字长、指令字长、存储字长_数据字长和机器字长相等吗-CSDN博客

77、静态RAM利用(B )。

A、 电容存储信息

B、 触发器存储信息

C、 门电路存储信息

D、 读电流存储信息

79、某一DRAM芯片其容量为16K×1,该芯片地址线与数据线的最小引脚数目应为( A)。

A、 8

B、 12

C、 10

D、 15

80、由2K×4的芯片组成容量为4KB的存储器需要(B )片这样的存储芯片。

A、 2

B、 4

C、 8

D、 16

81、计算机主存储器中存放信息的部件是( C)

A、 地址寄存器

B、 读写线路

C、 存储体

D、 地址译码线路

82、在表示存储器容量时,1K×8表示(C )

A、 有1000个存储单元,每个单元为8bit

B、 存储器中有8000个存储器单元

C、 有1k个存储器单元,每个单元可存一个字节

D、 访问时需要20位地址线

83、下列几种存储器中,( A)是易失性存储器。

A、 cache

B、 EPROM

C、 Flash Memory

D、 CD-ROM

84、列地址引脚复用的半导体存储器芯片是( B)。

A、 SRAM

B、 DRAM

C、 EPROM

D、 Flash Memory

85、地址总线A15(高位)~A0(低位),用4K×4的存储芯片组成16KB存储器,则加至各存储芯片上的地址线是(C )。

A、 A15~A0

B、 A9~A0

C、 A11~A0

D、 A15~A4

86、在下述存储器中,允许随机访问的存储器是( D)。

A、 磁带

B、 磁盘

C、 磁鼓

D、 半导体存储器

87、在下列存储器中,存取时间的长短与信息所在的位置有关的是(C)。

A、 主存

B、 高速缓存

C、 磁带

D、 固存

RAM或ROM支持随机存储,所以这道题是要选出不是用RAM或ROM构成的存储器

88、CPU可直接编程访问的存储器是( A)。

A、 主存储器

B、 虚拟存储器

C、 磁盘存储器

D、 磁带存储器

89、若CPU的地址线为16根,则能够直接访问的存储区最大容量为(C )。

A、 1M

B、 640K

C、 64K

D、 384K

90、表示主存容量,通常以( B)为单位。

A、 数据块数

B、 字节数

C、 扇区数

D、 记录项数

91、在存储器分层体系结构中,存储器速度从最快到最慢的排列顺序是( D)。

A、 寄存器—主存—cache—辅存

B、 寄存器—主存—辅存—cache

C、 寄存器—cache—辅存—主存

D、 寄存器—cache—主存—辅存

92、动态半导体存储器的特点是(C )。

A、 在工作中存储器内容会产生变化

B、 每次读出后,需要根据原存内容重新写入一遍

C、 每隔一定时间,需要根据原存内容重新写入一遍

D、 在工作中需要动态地改变访存地址

解析:动态半导体存储器是利用电容存储电荷的特性记录信息,由于电容会放电,必须在电荷流失前对电容充电,即刷新。方法是每隔一定时间,根据原存内容重新写入一遍。

93、高速缓冲存储器 Cache 一般采取( A )。

A、 随机存取方式

B、 顺序存取方式

C、 半顺序存取方式

D、 只读不写方式

解析:Cache是为提高存储器带宽而在主存储器和CPU之间增加的存储器,目的是用来存储使用频繁的数据和指令,存取方式应与主存储器相同,均为随机存取方式
?

94、若存储周期 250ns ,每次读出 16 位,则该存储器的数据传送率为(C )。

A、 4 × 10 ^6 字节 / 秒

B、 4M 字节 / 秒

C、 8 × 10 ^6 字节 / 秒

D、 8M 字节 / 秒

解析:存储周期250ns,换算为250×10^(-9)秒;每个存储周期可读出16位,为两个字节,则数据传送率为:2字节/(250×10^(-9))秒,即8×10^6字节/秒。

1s=1*10^9ns,

95、半导体静态存储器 SRAM 的存储原理是(A )。

A、 依靠双稳态电路

B、 依靠定时刷新

C、 依靠读后再生

D、 信息不再变化

解析:半导体静态存储器SRAM是由双稳态电路构成,并依靠其稳态特性来保存信息;动态存储器DRAM是利(湖北自考网)用电容器存储电荷的特性存储数据,依靠定时刷新和读后再生对信息进行保存,而ROM中的信息一经写入就不再变化。

96、一般来讲,直接映象常用在(B )。

A、 小容量高速Cache

B、 大容量高速Cache

C、 小容量低速Cache

D、 大容量低速Cache

解析:直接映象的地址转换速度快,但块的冲突概率较高。在大容量高速Cache系统中使用直接映象方式,即可以发挥Cache的高速度,又可以减少块的冲突概率。

97、下列存储器中,(D )速度最快。

A、 硬盘

B、 光盘

C、 磁带

D、 半导体存储器

解析:由于存储器原理和结构的不同,各种存储器的访问速度各不相同。以上存储器中访问速度由快到慢的顺序为:半导体存储器、硬盘、光盘、磁带。

98、存储器的随机访问方式是指( D)。

A、 可随意访问存储器

B、 按随机文件访问存储器

C、 可对存储器进行读出与写入

D、 可按地址访问存储器任一编址单元,其访问时间相同且与地址无关

解析:存储器的随机访问方式是指可按地址访问存储器任一编址单元,其访问时间相同且与地址无关。

99、动态存储器的特点是( D )。

A、 工作中存储内容会产生变化

B、 工作中需要动态改变访存地址

C、 工作中需要动态地改变供电电压

D、 需要定期刷新每个存储单元中存储的信息

解析:动态半导体存储器是利用电容存储电荷的特性记录信息,由于电容会放电,必须在电荷流失前对电容充电,即刷新。方法是每隔一定时间,根据原存内容重新写入一遍。

100、组相联映象和全相联映象通常适合于( A )。

A、 小容量Cache

B、 大容量Cache

C、 小容量ROM

D、 大容量ROM

解析:直接映象的地址转换速度快,但块的冲突概率较高。在大容量高速Cache系统中使用直接映象方式,即可以发挥Cache的高速度,又可以减少块的冲突概率。组相联映象和全相联映象速度较低,通常适合于小容量Cache.

109、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编制。主存129号单元所在主存块应装入到的Cache组号是

A、 0

B、 2

C、 4

D、 6

解析:Cache共有16块,采用2路组相联映射方式(即每组2块),则Cache共分为8组,组号用3位2进制表示,每个主存块为32字节,则块内地址用5位表示,129号单元用二制表示为 1000 0001,则低五位为00001 为块内地址,中间三位 100 为组号,则地址129号单元所在的块就装入到cache的 组号是100B即4。

每块占32B,所以129//32=4,cache有8组,所以4%8=4

110、假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存2000次,其中访问Cache缺失(未命中)100次,则Cache的命中率是D

A、 5%

B、 9.59%

C、 50%

D、 95%

解析:CPU共访问存储系统的总次数为2000次,其中访问Cache缺失(未命中)100次,则 访问Cache的命中次数为 2000-100 = 1900次,则命中率为 1900/2000 *100%=95%。

111、假设某计算机按字编址,cache有4个行,cache和主存之间交换的块大小为1个字。若cache的内容初始为空,采用2路组相联映射方式和LRU替换算法,当访问的主存地址依次为0,4,8,2,0,6,8,6,4,8时,命中cache的次数是A

A、 1

B、 2

C、 3

D、 4

解析:Cache 共有4行(块)分成 4/2 = 2 组,内存储器不分组则,主存地址为0 时,0 mod 2 = 0 将0块调入0组的0块 ,主存地址为4 时,4 mod 2 = 0 将0块调入0组的1块 ,主存地址为8 时,8 mod 2 = 0 将0块调入0组因组内块满,用LRU替换算法,则0块替换成 8,依此类推,如表所示:

????????0? ? ? ? 4? ? ? ? 8? ? ? ? 2? ? ? ? 0? ? ? ? 6? ? ? ? 8? ? ? ? 6? ? ? ? 4? ? ? ? 8

????????0? ? ? ? 0? ? ? ? 0? ? ? ? 0? ? ? ? 0? ? ? ? 0? ? ? ? 0? ? ? ? 0? ? ? ? 0? ? ? ? 0

????????0? ? ? 0,4? ? ? 8,4? ? ?8,2? ? 0,2? ? ?0,6? ? ?8,6? ? ?命中? ? 4,6? ? ?4,8

112、假设CPU执行某段程序时共访问Cache命中4950次,访问主存50次,已知Cache的存取周期为30ns,主存的存取周期为150ns,则平均访问时间是( B)。

A、 32

B、 31.2

C、 40.2

D、 30

解析:CPU执行某段程序时共访问Cache命中4950次,访问主存50次,则命中率为 h= 4950/5000*100% = 99%,由平均访问时间为ta=h*tc+(1-h)*tm= 0.99*30+0.01*150 =31.2。

(4950*30+50*150)/5000=31.2ns

113、假设CPU执行某段程序时共访问Cache命中4900次,访问主存100次,已知Cache的存取周期为30ns,主存的存取周期为150ns,则Cache的命中率为( C),平均访问时间是( )。

A、 99%, 32.4

B、 98%, 31.2

C、 98%, 32.4

D、 99%, 31.2

解析:CPU执行某段程序时共访问Cache命中4900次,访问主存100次,则命中率为 h= 4900/5000*100% = 98%,由平均访问时间为ta = h*tc+(1-h)*tm = 0.98*30+0.02*150 =32.4。

114、主存储器和CPU之间增加高速缓冲存储器(cache)的目的是__C_。

A、 扩大主存容量

B、 增加CPU通用寄存器数量

C、 解决CPU、主存速度匹配

D、 扩大主存容量和增加CPU通用寄存器数量

115、字位结构为256Kx4位SRAM存储芯片,其地址引脚与数据引脚之和为 A

A、 22

B、 13

C、 26

D、 17

116、假定用若干块4K *4位的存储芯片组成一个8K*8位的存储器,则地址0B1F所在芯片的最小地址是_B__。

A、 0800H

B、 0000H

C、 0600H

D、 0700H

0000 1011 0001 1111

117、计算机系统中的存贮器系统是指__A_。

A、 cache、主存贮器和外存贮器

B、 RAM存贮器

C、 ROM存贮器

D、 主存贮器

118、动态存储器刷新以 ____C___为单位进行。

A、 列

B、 字节

C、 行

D、 存储单元

119、下列存储器类型中,速度最快的是__D_。

A、 DRAM

B、 磁盘

C、 EPROM

D、 SRAM

120、假定用若干个16KX1位的存储器芯片组成一个64K×8位的存储器,芯片内各单元连续编址,则地址AF10H所在的芯片的最小地址为__A_。

A、 8000H

B、 6000H

C、 4000H

D、 A000H

1010 1111 0001 0000

121、某计算机存储字长32位,下列地址属性中属于按双字长边界对齐的是? C

A、 CPU地址线低二位全部为0

B、 CPU地址线低三位取值随意

C、 CPU地址线低三位全部为0

D、 CPU地址线最低为010

128、在程序的执行过程中,Cache与主存的地址映象是由__A_。

A、 硬件自动完成

B、 程序员调度完成

C、 操作系统完成

D、 由程序员和操作系统共同协调完成

129、假设某计算机的存储系统由cache和主存组成。某程序执行过程中访存2000次 ,其中访问cache缺失(未命中) 200次 , 则 cache的命中率是_D__。

A、 85%

B、 15%

C、 95%

D、 90%

130、在 cache的地址映射中, 若主存中的任意一块均可映射到cache内的任意一行的位置上, 则这种方法称为__C_。

A、 混合映射

B、 组相联映射

C、 全相联映射

D、 直接映射

131、在关于主存与cache地址映射方式的叙述中正确的是_C__。

A、 在Cache容量相等条件下,直接映射方式的命中率比组相联方式有更高的命中率

B、 全相联映射方式适用于大容量cache

C、 在Cache容量相等条件下,组相联方式的命中率比直接映射方式有更高的命中率

D、 直接映射是一对一的映射关系,组相联映射是多对一的映射关系

132、下列关于CaChe的说法中,正确的是_B__。

A、 CaChe本身速度加快,比提高CaChe的访问效率更有利于提升存储器的等效访问速度

B、 采用直接映像时,CaChe无需考虑替换问题

C、 如果选用最优替换算法,则CaChe的命中率可以达到100%

D、 CaChe的容量与主存的容量差别越大越好

133、一个带有CaChe的计算机系统中,CaChe容量为12 KB,主存容量为256 MB,则CaChe一主存层次的等效容量为_D__。

A、 256 MB+512 KB

B、 512 KB

C、 256 MB - 512 KB

D、 256 MB

134、以下哪一种情况能很好地发挥cache的作用__D_。

A、 程序的指令间相关度不高

B、 程序的大小不超过实际的内存容量

C、 程序中不含有过多的I/O操作

D、 程序具有较好的访问局部性

135、(2019年408真题)下列关于缺页处理的叙述中,错误的是( D) 。

A、 缺页是在地址转换时 CPU 检测到的一种异常

B、 缺页处理由操作系统提供的缺页处理程序来完成

C、 缺页处理程序根据页故障地址从外存读入所缺失的页

D、 缺页处理完成后回到发生缺页的指令的下一条指令执行

136、(2019年408真题)某计算机采用大端方式,按字节编址。某指令中操作数的机器数为 1234FF00H,该操作数采用基址寻址方式,形式地址(用补码表示)为 FF12H,基址寄存器的内容为F000 0000H, 则该操作数的 LSB(最低有效字节)所在的地址是(D )。

A、 F000 FF12H

B、 F000 FF15H

C、 EFFF FF12H

D、 EFFF FF15H

1111 1111 0001 0010? ? ?原:1000 0000 1110 1110=-238=-EEH

EFFFFF12+3=EFFFFF15

137、(2018年408真题) 假定 DRAM 芯片中存储阵列的行数为 r、列数为 c,对于一个 2K×1 位的DRAM 芯片, 为保证其地址引脚数最少,并尽量减小刷新开销,则 r、c 的取值分别是( C)。

A、 2048、1

B、 64、32
C、 32、64

D、 1、2048

138、(2018年408真题) 按字节编址的计算机中,某 double 型数组 A 的首地址为 2000H,使用变址寻址和循环结构访问数组 A,保存数组下标的变址寄存器初值为 0,每次循环取一个数组元素,其偏移地址为变址值乘以 sizeof(double),取完后变址寄存器内容自动加 1。若某次循环所取元素的地址为 2100H,则进入该次循环时变址寄存器的内容是(B )。

A、 25

B、 32

C、 64

D、 100

141、若SRAM芯片的容量为1024*4位,则地址和数据引脚的数目分别是什么。A

A、 10,4

B、 5,4

C、 10,8

D、 5,8

142、下面关于半导体存储器组织叙述中,错误的是什么。D

A、 存储器的核心部分是存储体,由若干存储单元构成

B、 存储单元由若干存放0和1的存储元件构成

C、 一个存储单元有一个编号,就是存储单元地址

D、 同一个存储器中,每个存储单元的宽度可以不同

143、若计算机字长16位,主存地址空间大小是64KB,按字节编址,则主存寻址范围是什么。A

A、 0~64K-1

B、 0~32K-1

C、 0~64KB-1

D、 0~32KB-1

144、需要定时刷新的半导体存储器芯片是什么。B

A、 SRAM

B、 DRAM

C、 EPROM

D、 Flash Memory

145、计算机的存储器采用分级方式是为了什么。B

A、 方便编程

B、 解决容量、速度、价格三者之间的矛盾

C、 保存大量数据方便

D、 操作方便

146、计算机主存储器中存放信息的部件是(C )

A、 地址寄存器

B、 读写线路

C、 存储体

D、 地址译码线路

147、在下述存储器中,允许随机访问的存储器是( D)。

A、 磁带

B、 磁盘

C、 磁鼓

D、 半导体存储器

149、某计算机系统,其操作系统保存在硬盘上,其内存储器应该采用什么。C

A、 RAM

B、 ROM

C、 RAM和ROM

D、 都不对

152、静态RAM利用( B)。

A、 电容存储信息

B、 触发器存储信息

C、 门电路存储信息

D、 读电流存储信息

153、某一DRAM芯片其容量为16K×1,该芯片地址线与数据线的最小引脚数目应为( A)。

A、 8

B、 12

C、 10

D、 15

155、由2K×4的芯片组成容量为4KB的存储器需要(B )片这样的存储芯片。

A、 2

B、 4

C、 8

D、 16

157、若CPU的地址线为16根,则能够直接访问的存储区最大容量为(C )。

A、 1M

B、 640K

C、 64K

D、 384K

160、下面是关于计算机中存储器容量单位的叙述,其中错误的是( B)。

A、 最基本的计量单位是字节(Byte),一个字节等于8bit

B、 一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍

C、 最小的计量单位为位(bit),表示一位“0”或“1”

D、 “主存容量为1KB”的含义是指主存中能存放1024个字节的二进制信息

161、若计算机主存地址为 1M 字节,按字节编址,地址为多少位?A

A、 20

B、 10

C、 12

D、 14

162、某计算机的存储器总线中有 24 位地址线和 32 位数据线,按字编址,字长为 32 位。若 000000H ~ 3F FFFFH 为 RAM 区,则需要 512K × 8 位的 RAM 芯片数为( C)。

A、 8

B、 16

C、 32

D、 64

164、以下是有关虚拟存储管理机制中地址转换的叙述,其中错误的是( B)。

A、 地址转换是指把逻辑地址转换为物理地址

B、 通常逻辑地址的位数比物理地址的位数少

C、 地址转换过程中会发现是否“缺页"

D、 MMU在地址转换过程中要访问页表项

166、通常采用行、列地址引脚复用的半导体存储器芯片是(B?)。

A、 SRAM

B、 DRAM

C、 EPROM

D、 Flash Memory

167、以下是有关磁盘驱动器的叙述,其中错误的是( A)。

A、 送到磁盘驱动器的盘地址由磁头号、盘面号和扇区号组成

B、 能控制磁头移动到指定磁道,并发回:“寻道结束"信号

C、 能控制磁盘片转过指定的扇区,并发回“扇区符合”信号

D、 能对指定盘面的指定扇区进行数据的读或写操作

168、假定一个磁盘的转速为7200RPM,磁盘的平均寻道时间为20ms,平均数据传输率为1MB/s, 不考虑排队等待时间,那么读一个512字节的扇区的平均时间大约为(C )。

A、 14.7ms

B、 18.8ms

C、 24.7ms

D、 28.8ms
?

文章来源:https://blog.csdn.net/JYHZZ/article/details/135271096
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。