「Verilog学习笔记」序列检测器(Moore型)
2023-12-30 16:26:10
专栏前言
本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网
`timescale 1ns/1ns
module det_moore(
input clk ,
input rst_n ,
input din ,
output reg Y
);
parameter S0 = 0, S1 = 1 , S2 = 2, S3 = 3, S4 = 4 ;
reg [2:0] nstate, state ;
always @ (posedge clk or negedge rst_n)
if (!rst_n) state <= S0 ;
else state <= nstate ;
always @ (*)
case (state)
S0 : nstate = din ? S1 : S0 ;
S1 : nstate = din ? S2 : S0 ;
S2 : nstate = din ? S2 : S3 ;
S3 : nstate = din ? S4 : S0 ;
S4 : nstate = din ? S1 : S0 ;
default : nstate = S0 ;
endcase
always @ (posedge clk or negedge rst_n)
if (!rst_n) Y <= 0 ;
else if (state == S4) Y <= 1 ;
else Y <= 0 ;
endmodule
文章来源:https://blog.csdn.net/m0_54689021/article/details/135306444
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!