【INTEL(ALTERA)】 quartus 专业版软件 23.4 中模拟以太网子 FPGA IP 时p_ss_app_st_tx_ready 信号变为 X
2023-12-15 10:35:20
问题描述
选择启用<n>前导码直通参数时,为什么在模拟以太网子英特尔? FPGA IP系统的 40GbE 和 50GbE Intel Agilex? 7 F-Tile 变体时,p_ss_app_st_tx_ready 信号变为 X。
说明
由于英特尔? Quartus? Prime 专业版软件 23.4 中存在一个问题,在以太网子系统 英特尔? FPGA IP 的 F-Tile 变体上选择了启用前导码直通参数Intel Agilex? 7在 40GbE 或 50GbE 端口的模拟中,p<n>_ss_app_st_tx_ready?信号将转到 X(未定义)。
解决方法
要在仿真中解决此问题,请勿为 40GbE 或 50GbE 端口选择“启用前导码直通”参数。
此问题计划在 英特尔? Quartus? Prime 专业版软件的未来版本中修复
文章来源:https://blog.csdn.net/sqqwm/article/details/135009379
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!