「Verilog学习笔记」编写乘法器求解算法表达式
2024-01-09 10:30:05
专栏前言
本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网
`timescale 1ns/1ns
module calculation(
input clk,
input rst_n,
input [3:0] a,
input [3:0] b,
output [8:0] c
);
reg [8:0] data1, data2 ;
assign c = data2 ;
always @ (posedge clk or negedge rst_n) begin
if (!rst_n) data1 <= 0 ;
else data1 <= (a << 3) + (a << 2) + (b << 2) + (b << 0) ;
end
always @ (posedge clk or negedge rst_n) begin
if (!rst_n) begin
data1 <= 0 ;
data2 <= 0 ;
end
else data2 <= data1 ;
end
endmodule
文章来源:https://blog.csdn.net/m0_54689021/article/details/135406544
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。 如若内容造成侵权/违法违规/事实不符,请联系我的编程经验分享网邮箱:veading@qq.com进行投诉反馈,一经查实,立即删除!